### CHƯƠNG 1: TỔNG QUAN

| ) Các th  | ế hệ máy tính |                                               |                         |
|-----------|---------------|-----------------------------------------------|-------------------------|
| Thế<br>hệ | Thời gian     | Công nghệ                                     | Đại diện                |
| 0         | Cuối XIX      | Non-digital computers                         | Bàn tính                |
| 1         | 1940-1956     | Vacuum tubes (Đèn chân không)                 | ENIAC,<br>UNIVAC        |
| 2         | 1956-1963     | Transistors (Linh kiện bán dẫn)               | IBM 7094,<br>IBM 1401   |
| 3         | 1964-1971     | Integrated Circuits (Vi mạch tích hợp)        | IBM<br>System/360       |
| 4         | 1971-nay      | Microprocessors (Vi xử lý)                    | Intel 4004,<br>80486DX2 |
| 5         | Tương lai     | Parallel Processing (Xử lý song song)         | Siêu máy tính           |
| ) Định l  | uật MOORE: No | ội dung: Số lượng transistor trên một chip sẽ | tăng gấp đôi sau mỗ     |

18-24 tháng, trong khi chi phí sản xuất không đổi hoặc giảm. (Gordon Moore)

### 3) Các thành phần cơ bản của máy tính:

- Phần cứng: CPU, Mainboard, RAM, Ó cứng (HDD/SSD), Nguồn điện, Khe mở rông PCI/PCIe. Thiết bị nhập/xuất; Màn hình, bàn phím, chuột, ổ quang.
- Mô hình 5 thành phần cơ bản (Von Neumann): Input, Output, Processor, Memory, Datapath 4) Hai thành phần bên trong vi xử lý:
- Control Unit: Điều phối hoạt động của CPU, giải mã lệnh và điều khiển luồng dữ liệu. - Datapath: Thực hiện các phép toán số học và logic (thông qua ALU - Arithmetic Logic
- Unit), Bao gồm các thanh ghi (registers) và bus dữ liêu,

Mối quan hê: Control Unit chi đao → Data Path thực thi. 5) Các khái niệm cơ bản:

- Wafer (Đĩa silicon): Tấm silicon mòng đã được cấy vật liệu khác để tạo ra vị mạch, kích thước trung bình 25.4mm(1inch) - 200mm(7.9inch), Ví dụ: Intel, TSMC, Samsung đã nâng kích thước wafer từ 300mm(12inch) lên 450mm (18inch).
- Chip: IC gắn trên wafer nhằm xử lí công việc trên máy tính, kích thước rất nhỏ nhưng có chục triệu Transistors, số lượng Transistors lớn thì tốc độ truyền và xử lí tín hiệu càng nhanh. Phân Ioai: 4.8.16.32.64 bit.
- Chipset: Tập hợp nhiều chip phối hợp hoạt động. Một số chipset thông dụng: CPU, GPU, RAM, Northbridge: Kết nối CPU, RAM (trên mainboard Intel) (Hệ thống Mainboard AMD không có chipset này vì được tích hợp ngay trên CPU), Southbridge: Quản lý thiết bị ngoại vi (USB. HDD).

# CHƯƠNG 2: BIỂU DIỄN SỐ NGUYÊN

# 2) Chuyển đổi giữa các cơ số:

- Dec→ Bin: Chia số thập phân cho 2, ghi nhân số dư → Lặp lai với thương số cho đến khi thương = 0 → Kết quả là dãy số dư viết ngược lai. Ví du: 123<sub>10</sub> → 01111011<sub>2</sub>
- Dec → Hex: Chia số thập phân cho 16, ghi nhận số dư → Lặp lại với thương số cho đến khi thương =  $0 \rightarrow \text{Kết quả là dãy số dư } (10-15 \rightarrow \text{A-F})$  viết ngược lại. Ví dụ:  $123_{10} \rightarrow 7B_{16}$
- Bin → Hex: Nhóm từng 4 bit (từ phải sang trái) và chuyển đổi tương ứng Ví du: 01001011 → 0100 1011 → 4B
- 3) Biểu diễn số nguyên không dấu: Tất cả các bịt đều biểu diễn giá trị. Phạm vị biểu diễn: 1 byte (8 bit):  $0 \rightarrow 255$  (28-1), word (16 bit):  $0 \rightarrow 65535$  (216-1). Bit LSB =  $1 \rightarrow s\hat{0}$  le. 4) Biểu diễn số nguyên có dấu:

4.1) Dấu lượng: MSB: 0 = dương, 1 = âm; Các bit còn lại biểu diễn độ lớn; Nhược điểm: Có 2 biểu diễn cho số 0 (+0 và -0), Phép toán phức tạp; Phạm vi: -127 đến 127 (8bit); Chức năng: dùng các thuật toán phức tạp và bất lợi vì luôn có hai cách biểu diễn của số 0

4.2) Bù 1: Số dương: giống dấu lượng; Số âm: đào tất cả các bit của số dương tương ứng; Nhược điểm: Vẫn có 2 biểu diễn cho số 0, Khi cộng, nếu có bit nhớ phải cộng thêm 1 vào kết quả; Phạm vi: -127 đến 127 (8bit); Chức năng: dùng các thuật toán phức tạp và bất lợi vì luôn có hai cách biểu diễn của số 0, phép nhân của số có dấu chấm động

4.3) Bù 2 - Chuẩn máy tính hiện đại: Số dương: giống dấu lượng; Số âm: lấy bù 1 rồi cộng 1; Ưu điểm: Chỉ có 1 biểu diễn cho số 0, Phép toán đơn giản, không cần xử lý đặc biệt, Dễ dàng phát hiện tràn số; Phạm vi: -128 đến 127 (8bit); Chức năng: lưu trữ số có dấu và các phép tính của chúng trên máy tính.

Lưu ý: (Số bù 2 của x) + x = 1 dãy bit toàn 0 (không tính bit 1 cao nhất do vượt quá phạm vi

4.4) Số quá K: (Biểu diễn N: K ± N (K là giá tri dịch, với 8bit thì K=128); Chức năng: dùng cho số mũ của các số có dấu chấm động

Ví dụ chung: Biểu diễn -61 ở các dạng

Dấu lượng: Bit dấu: 1(âm), 7bit giá trị. |-61|=61=111101. 8bit: 00111101→Bit dấu: 10111101

Bù 1: 61=00111101, đào bit -61 = 11000010

Bù 2: Lấy bù 1: 11000010, công thêm 1 → 11000011

### Ouá K = 128: -61+ K = 67 = 01000011 5) Phép dịch bit và phép xoay

- Shift left (SHL): 1100 1010 → 1001 0100
- Chuyển tất cả các bit sang trái, bỏ bit trái nhất, thêm 0 ở bit phải nhất - Shift right (SHR): 1001 0101 → 0100 1010
- Chuyển tất cả các bit sang phải, bỏ bit phải nhất, thêm 0 ở bit trái nhất
- Shift arithmetic right (SAR): 1001 0101 → 1100 1010

Chuyển tất cả các bit sang phải, bỏ bit phải nhất, thêm bit dấu (MSB ban đầu) ở bit trái nhất Rotate left (ROL): 1100 1010 → 1001 0101

Chuyển tất cả các bit sang trái, bit trái nhất thành bit phải nhất Rotate right (ROR): 1001 0101 → 1100 0101

Chuyển tất cả các bit sang phải, bit phải nhất thành bit trái nhất

## 6) Phén toán logic

| A | В | AND | OR | XOR |  |  |
|---|---|-----|----|-----|--|--|
| 0 | 0 | 0   | 0  | 0   |  |  |
| 0 | 1 | 0   | 1  | 1   |  |  |
| 1 | 0 | 0   | 1  | 1   |  |  |
|   |   |     |    |     |  |  |

Mở rông:

Lấy giá trị tại bịt thứ i của v: (v SHR i) AND 1 Gán giá tri 1 tại bit thứ i của x; (1 SHL i) OR x

Gán giá tri 0 tai bit thứ i của x: NOT(1 SHL i) AND x

Đảo bit thứ i của x: (1 SHL i) XOR x

### 7) Các phép toán tử:

- Phép trừ: Nguyên tắc cơ bản: Đưa về phép cộng: A B = A + (-B) = A + (số bù 2 của B) Phép nhân: Nguyên tắc cơ bản: 1\*1=1, còn lai bằng 0
- 11 \* 13 = 1011 \* 1101 = 1011 + 101100 + 1011000 = 10001111 = 143
- Khởi tạo: [C, A] = 0; k = n. Lặp khi k > 0 {Nếu bit cuối của Q = 1 thì Lấy  $(A + M) \rightarrow [C, A]$ ; Shift right [C, A, Q]; k = k - 1}

Thuật toán nhận cải tiến booth

Khởi tạo: A = 0, k = n,  $O_{-1} = 0$  (thêm 1 bit = 0 vào cuối O), lặp khi k > 0 {Nếu 2 bit cuối của  $Q_0Q_{.1}$  {= 10 thì A - M  $\rightarrow$ A; = 01 thì A+M $\rightarrow$ A; = 00, 11 thì A không đổi} SHR [A, Q, Q.1] k = k - 1} Kết quả: [A, Q] Ví du: M=7. O=-3. n=4

| A    | Q                                            | $Q_{-1}$                                                                   | M                                                                                                                    |
|------|----------------------------------------------|----------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|
| 0000 | 1101                                         | 0                                                                          | 0111                                                                                                                 |
| 1001 | 1101                                         | 0                                                                          | 0111                                                                                                                 |
| 1100 | 1110                                         | 1                                                                          | 0111                                                                                                                 |
| 0011 | 1110                                         | 1                                                                          | 0111                                                                                                                 |
| 0001 | 1111                                         | 0                                                                          | 0111                                                                                                                 |
| 1010 | 1111                                         | 0                                                                          | 0111                                                                                                                 |
| 1101 | 0111                                         | 1                                                                          | 0111                                                                                                                 |
| 1110 | 1011                                         | 1                                                                          | 0111                                                                                                                 |
|      | 1001<br>1100<br>0011<br>0001<br>1010<br>1101 | 1001 1101<br>1100 1110<br>0011 1110<br>0001 1111<br>1010 1111<br>1101 0111 | 0000 1101 0<br>1001 1101 0<br>1100 1110 1<br>0011 1110 1<br>0001 1110 1<br>0001 1111 0<br>1010 1111 0<br>1101 0111 1 |

Kết quả: 1110 1011 = -21

 Phép chia: Khởi tạo: A = n bit 0; k = n. Lặp khi k > 0 { Shift left (SHL) [A, Q], A − M → A: Nếu A < 0: Q₀=0 và A + M → A; Ngược lại: Q₀ = 1, k=k-1} Kết quả: Q là thương, A là số</p>

Ví du: Q=7, M=3

|                | A           | Q     | IVI  | Gni cnu                         |
|----------------|-------------|-------|------|---------------------------------|
| Khởi đầu       | 0000        | 0111  | 0111 | Thiết lập ban đầu               |
| Bước 0         | 0000        | 1110  | 0111 | Shift trái A,Q                  |
| A=A-M          | 1101        | 1110  | 0111 | A = 0000 - 0011 = 1101 (âm)     |
| Phục hồi       | 0000        | 1110  | 0111 | A + M = 1101 + 0011 = 0000      |
| Bước 1         | 0001        | 1100  | 0111 | Shift trái A,Q                  |
| A=A-M          | 1110        | 1100  | 0111 | A = 0001 - 0011 = 1110 (âm)     |
| Phục hồi       | 0001        | 1100  | 0111 | A + M = 1110 + 0011 = 0001      |
| Bước 2         | 0011        | 1000  | 0111 | Shift trái A,Q                  |
| A=A-M          | 0000        | 1000  | 0111 | A = 0011 - 0011 = 0000 (durong) |
| Giữ A          | 0000        | 1001  | 0111 | $Q_0=1$                         |
| Bước 3         | 0001        | 0010  | 0111 | Shift trái A,Q                  |
| A=A-M          | 1110        | 0010  | 0111 | A = 0001 - 0011 = 1110 (âm)     |
| Phục hồi       | 0001        | 0010  | 0111 | A + M = 1110 + 0011 = 0001      |
| Kết quả: Thươn | Q = 2, $du$ | A = 1 |      |                                 |

### 8) Phân biệt chuẩn SI và IEC

| IEC                                       | SI                                        |
|-------------------------------------------|-------------------------------------------|
| Sử dụng lũy thừa của 2                    | Sử dụng lũy thừa của 10                   |
| Tiền tố: kibi (Ki), mebi (Mi), gibi (Gi), | Tiền tố: kilo (k), mega (M), giga (G),    |
| 1 KiB = 2 <sup>10</sup> = 1 024 byte      | $1 \text{ kB} = 10^3 = 1000 \text{ byte}$ |
| 1 MiB = 2 <sup>20</sup> = 1 048 576 byte  | 1 MB = 10 <sup>6</sup> =1 000 000 byte    |
| Hệ thống máy tính dùng                    | Các nhà sản xuất ổ cứng dùng              |

# CHƯƠNG 3: BIỂU DIỄN SỐ THỰC

### 1) Cấu trúc số thực chính xác đơn (32 bit) và kép (64 bit)

|                  |            | Số chính xác đơn (32 bit) | Số chính xác kép (64 bit) |
|------------------|------------|---------------------------|---------------------------|
| Bit dấu (Sign)   |            | 1                         | 1                         |
| Bit mũ (Expor    | nent)      | 8 (Bias 127)              | 11 (Bias 1023)            |
| Bit định trị (Si | gnificand) | 23                        | 52                        |

### 2) Chuyển đổi số thực hệ 10 sang số thực chính xác đơn và ngược lại

a) Từ hệ 10 sang 32-bit: B1: Chuyển sang nhị phân → B2: Chuẩn hóa dạng ±1.F × 2^E → B3: Biểu diễn: Sign: 0 (dương) hoặc 1 (âm), Exponent: E + 127 (biased), Significand: Phần F, bỏ 1 đầu, lấp đầy 0 hoặc làm tròn nếu vươt 23 bit.

Ví du:  $+12.625_{10}$ : B1:  $12.625_{10}=1100.101_{2} \rightarrow B2$ :  $1100.101_{2}=1.100101*2^{3} \rightarrow B3$ : Sign = 0. Exponent =  $3 + 127 = 130 (10000010_2)$ , Significand = 100101 (lag 0)

# KO: 0 10000010 1001010000000000000000000

b) Từ 32 bit sang hệ 10: B1: Tách Sign, Exponent, Significand → B2: Tính E = Exponent − 127 → B3; Số = ±(1 + Significand) × 2^E 

129, Significand = 0101 và 19 bit 0 → B2: E = 129 -127 = 2 → B3: Significand = 1.0101, Số  $= -1.0101 \times 2^2 = -1.0101_2 = -5.25_{10}$ 

Denormalized: Khi Exponent = 0, số được chuẩn hóa thành ±0.F × 2-126.

Ví dụ: 0 00000000 01000000000000000000000 biểu diễn  $\pm 0.01_2 \times 2^{-126}$ 

### 3) Các số thực đặc biệt

| Loại         | Sign | Exponent | Significand | Ví dụ                     |  |  |
|--------------|------|----------|-------------|---------------------------|--|--|
| Số 0         | 0/1  | 0000000  | 00          | ±0                        |  |  |
| Denormalized | 0/1  | 0000000  | Khác 0      | $\pm 0.F \times 2^{-126}$ |  |  |
| Vô cùng      | 0/1  | 1111111  | 00          | ±∞                        |  |  |
| NaN          | 0/1  | 1111111  | Khác 0      | Căn(-1), 0/0              |  |  |
|              |      |          |             |                           |  |  |

### 4) Miền biểu diễn số thực:

a) Normalized Numbers: Phạm vi: Số dương nhỏ nhất:  $\pm 1.0 \times 2^{-126} \approx 1.18 \times 10^{-38}$ 

Số dương lớn nhất:  $+1.111...1 \times 2^{127} \approx 1.18 \times 10^{38}$ 

b) Denormalize Numbers: Pham vi: Số dương nhỏ nhất: +0.000...1 × 2<sup>-126</sup> ≈ 1.4 × 10<sup>-45</sup>

Số dương lớn nhất:  $+0.111...1 \times 2^{-126} \approx 1.18 \times 10^{-38}$ 

5) Phương pháp làm tròn: Khi bit vươt quá 23-bit (hoặc 52-bit), IEEE 754 quy định 4 chế

### đô làm tròn: a) Round to Nearest (Even) (Mặc định): Làm tròn đến số chẵn gần nhất.

Ví du: 1.1011 (24 bit) → 1.110 (23 bit)

b) Round Toward Zero: Cắt bỏ phần thừa. Ví dụ: 1.1011 → 1.101

c) Round Up (+∞): Làm tròn lên. Ví dụ: 1.1011 → 1.110

d) Round Down (-∞): Làm tròn xuống. Ví dụ: 1.1011 → 1.101

### CHUƠNG 4: KIẾN TRÚC BỘ LỆNH

# 1) Phân biệt khái niệm: ngôn ngữ lập trình, ngôn ngữ máy, hợp ngữ:

 Ngôn ngữ lập trình: Là ngôn ngữ nhân tạo gồm từ vựng (keyword) và ngữ pháp (syntax), giúp lập trình viên diễn đạt hướng dẫn cho máy tính. Ví dụ: C, C++, Java.

 Ngôn ngữ máy (Machine Language): Là ngôn ngữ ở dạng nhị phân (0/1), trực tiếp được CPU hiểu và thực thi. Mỗi CPU có ngôn ngữ máy riêng.

 Họp ngữ (Assembly Language): Là ngôn ngữ trung gian, dùng ký hiệu mã giả thay cho mã máy, gần với ngôn ngữ máy nhưng để hiểu hơn cho con người. Ví du: ori \$4, \$0, 5

# 2) Compiler, Assembler là gì và phụ thuộc vào gì?

| Compiler                                                  | Assembler                               |
|-----------------------------------------------------------|-----------------------------------------|
| Là trình biên dịch từ ngôn ngữ cấp cao                    | Là trình biên dịch từ hợp ngữ sang ngôn |
| (C, Java) sang hợp ngữ hoặc mã máy.                       | ngữ máy.                                |
| Phụ thuộc vào:                                            | Phụ thuộc vào:                          |
| <ul> <li>+ Ngôn ngữ cấp cao được biên dịch.</li> </ul>    | + Bộ lệnh (ISA) của CPU (ví dụ:         |
| <ul> <li>+ Kiến trúc phần cứng và hệ điều hành</li> </ul> | Assembler cho x86 khác MIPS).           |
| đích (ví dụ: compiler C trên Windows                      | + Nhà cung cấp và hệ điều hành (ví dụ:  |
| khác Linux).                                              | NASM, TASM).                            |
| V CO 410 1                                                |                                         |

Opcode (Mã lệnh): Chi định thao tác cần thực hiện (ví dụ: cộng, nhảy).

Operand (Toán hạng): Thông tin về dữ liệu bị tác động (ví dụ: địa chỉ ô nhớ, thanh ghi).

Ví du: Lênh 00110100 0000100 00000000 00000101 gồm opcode 00110100 và operand 0000100 00000000 00000101

### 4) Kiến trúc bộ lệnh (ISA) và các kiến trúc thông dụng:

ISA (Instruction Set Architecture): Là tập lệnh chuẩn cho các CPU có kiến trúc tương tư nhau. Một số ISA thông dụng: 80x86: Của Intel (IA-16, IA-32, IA-64; MIPS: Dùng trong hệ thống nhúng; PowerPC; Của IBM

# 5) Đặc điểm trường phái CISC và RISC

| Trường phái                                | Đặc điểm                                                                                       | Đại diện         |
|--------------------------------------------|------------------------------------------------------------------------------------------------|------------------|
| CISC (Complex Instruction<br>Set Computer) | Bộ lệnh phức tạp, nhiều lệnh từ đơn<br>giản đến phức tạp, tối ưu cho chương<br>trình phức tạp. | x86<br>(Intel)   |
| RISC (Reduced Instruction<br>Set Computer) | Bộ lệnh đơn giản, tập trung vào hiệu<br>suất cao, thực thi nhanh.                              | MIPS,<br>PowerPC |

Source file (ngôn ngữ cấp cao) → Compiler → Hợp ngữ Hop ngữ → Assembler → Object file (mã máy)

Nhiều Object file + thự viện → Linker → Tên thực thị (exe. sh)

Loader nap têp thực thi vào RAM để chạy

Ví dụ: vidu.cpp → Compiler → vidu.obj → Linker → vidu.exe → Loader → RAM

7) Quá trình xử lý lệnh của CPU: Gồm 2 giai đoạn lặp lại (Instruction Cycle): a) Fetch (Nap lệnh): PC (Program Counter) -> MAR (Memory Address Register); Lấy lệnh từ bộ nhớ → MBR (Memory Buffer Register); MBR → IR (Instruction Register); PC tăng 1.

b) Execute (Thực thi): Giải mã lệnh và thực hiện thao tác. 8) Một số thanh ghi cơ bản trong CPU:

PC (Program Counter): Lưu địa chi lệnh tiếp theo. MAR (Memory Address Register): Lưu địa chi bô nhớ để truy xuất.

MBR (Memory Buffer Register): Lưu giá trị dữ liệu từ/đến bộ nhớ.

IR (Instruction Register): Luu mã lệnh đang xử lý.

# CHUONG 5: BO LENH LEGV8

1) Tập thanh ghi: - Thanh ghi tổng quát: LEGv8 cung cấp 32 thanh ghi tổng quát kích thước 64 bit (DoubleWord) (X0-X31):

- X0-X7: Đối số/kết quả trả về của hàm, không bảo toàn.
- X8: Chứa địa chỉ kết quả trả về, không bảo toàn.
- X9-X15: Thanh ghi tạm, không bảo toàn.
- X16-X17 (IP0-IP1): Thanh ghi tạm cho linker hoặc sử dụng tạm, không bảo toàn.
- X18: Thanh ghi nền tảng hoặc tạm, không bảo toàn.
- X19-X27: Thanh ghi lưu trữ, bảo toàn.
- X28 (SP): Con trò ngăn xếp (stack pointer), bảo toàn. • X29 (FP): Con trò khung (frame pointer), bảo toàn.
- X30 (LR): Thanh ghi liên kết (địa chi trả về), bảo toàn. XZR (X31): Hằng số 0, không áp dụng bảo toàn.

+ Ngoài ra còn có 32 thanh ghi con kích thước 32 bit (Word) (W0-W31) → Tính toán nhanh hơn, hỗ trợ format lệnh 32 bit

Thanh ghi cò (NZCV): Negative, Zero, Carry. Overflow.

Thanh ghi số thực: 32-bit (S0-S31), 64-bit (D0-D31).

### 2) Tận lệnh:

### a) Lệnh tính toán số học:

- Cú pháp: opt opr, opr1, opr2 với opt (operator): Tên thao tác (toán từ), opr (operand): Thanh ghi (toán hạng) chứa kết quả, opr1 (operand 1): Thanh ghi (toán hạng nguồn 1), opr2 (operand 2): Thanh ghi / hằng số (toán hạng nguồn 2)
- Phép cộng (trừ): ADD(SUB) X1, X2, X3 // X1 = X2 +(-) X3
- Phép công (trừ) hằng số: ADDI(SUBI) X1, X2, #20 // X1 = X2 +(-) 20 → Gán cờ thì thêm 'S' vào opt
- Phép nhân: MUL X1,X2,X3 // X1 = X2 \* X3 (64 bit thấp của 128 bit KQ) SMULH X1,X2,X3 // X1 = X2 \* X3 (64 bit cao của 128 bit KQ có dấu) SMULL X1,X2,X3 // X1 = X2 \* X3 (64 bit thấp của 128 bit KQ có dấu)

SDIV X1,X2,X3 // X1 = X2 / X3 (Phép chia 2 số có dấu)

### - Phép chia: UDIV X1.X2.X3 // X1 = X2 / X3 (Phép chia 2 số không dấu) b) Lênh logic:

- Cú pháp: giống tập lệnh số học
- AND, ORR, EOR (xor): Toán hang nguồn thứ 2 (opr2) phải là thanh ghi
- ANDI, ORRi, EORI: Toán hạng nguồn thứ 2 (opr2) là hằng số
- LEGv8 không hỗ trợ trực tiếp phép luận lý NOT. Để thực hiện phép not ta có thể thực hiện xor thanh ghi đó với giá trị toàn bit 1 MOV X2. 0xFFFFFFFFFFFFFFF

EOR X1, X1, X2 Dịch luận lý: Dịch trái (LSL –left shift logical): Thêm vào các bit 0 bên phải Dich phải (RSL – right shift logical): Thêm vào các bit 0 bên trái

Ví dụ: LSL X1,X1,#10 // Ý nghĩa: X1 = X1 << 10 Dịch số học: Không có dịch trái số học

Dịch phải (RSA - right shift arithmetic): Thêm các bit = bit dấu bên trái

# 3) Lênh rẽ nhánh:

 Rẽ nhánh có điều kiên: CBZ X1, label // if (X1 == 0) goto label

CBNZ X1, label // if (X1 != 0) goto label + So sánh 2 giá trị với nhau: CMP opr1, opr2 // opr1: thanh ghi, opr2: thanh ghi / hằng số + Kiểm tra kết quả so sánh bằng lệnh nhảy có điều kiện: B.Cond label // If(Cond) goto label

CMP X1, X2

|         | B.EQ I     | abel       |        |                                                               |            |        |
|---------|------------|------------|--------|---------------------------------------------------------------|------------|--------|
| Cond    | EQ         | NE         | GT(HI) | LT(LO)                                                        | GE(HS)     | LE(LS) |
| Ý nghĩa | X1=<br>=X2 | X1!<br>=X2 | X1>X2  | X1 <x2< td=""><td>X1&gt;=X<br/>2</td><td>X1&lt;=X2</td></x2<> | X1>=X<br>2 | X1<=X2 |

Lưu ý: trong ngoặc là dành cho unsigned

B label // goto label (Branch) Rê nhánh không điều kiên:

BR X1 // goto address in X1 (Branch to register) BL label // X30 = PC + 4, goto label (Branch with link)

Ví du: Biên dịch câu lệnh trong C thành lệnh hợp ngữ LEGy8; if (i == i) f = g + h; else f = g - h; Ánh xạ biến f, g, h, i, j tương ứng vào các thanh ghi: X0, X1, X2, X3, X4 B.EQ TrueCase // if(i == j) goto TrueCase

SUB X0, X1, X2 // f = g - h (false) B Fin // goto "Fin" label TrueCase: ADD X0, X1, X2 // f = g + h (true)

### 4) Lênh di chuyển dữ liệu (Load/Store): - Cú pháp: opt opr, [opr1, #opr2] với opt (operator): Tên thao tác (Load/Store); opr (operand):

Thanh ghi lưu doubleword; oprl (operand 1): Thanh ghi chứa địa chi vùng nhớ cơ sở (địa chi nên); opr2 (operand 2): Hằng số nguyên

- 2 thao tác chính:

+ Load register: Nap 1 doubleword dữ liêu, từ bộ nhớ vào 1 thanh ghi trên CPU LDUR X1, [X2, #40]: Gán X1 bằng giá trị tại ô nhớ có địa chi (X2 + 40)

STUR X1, [X2, #40]: Lưu giá trị trong thanh ghi X1 vào ô nhớ có địa chỉ (X2 + 40) Hỗ trơ loạd, store 1 Word; Load word; LDURSW; Store word; STURW; Cú pháp lệnh

turong tur LDUR, STUR LDURSW X1, [X2, #40] (X1 = Memory[X2 + 40], 4-byte. có dấu) Ví du:

STURW X1, [X2, #40] (Memory[X2 + 40] = X1, 4-byte) - Hỗ trợ loạd, store 1/2 Word; Load half; LDURH; Store half; STURH; Cú pháp lệnh tượng

tir LDHR STHR LDURH X1, [X2, #40] (X1 = Memory[X2 + 40], 2-byte) Ví du:

STURH X1, [X2, #40] (Memory[X2 + 40] = X1, 2-byte) Hỗ trợ load, store 1 byte: Load byet: LDURB; Store byte: STURB; Cú pháp lệnh tương tự LDUR, STUR

Ví du: LDURB X1, [X2, #40] (X1 = Memory[X2 + 40], 1-byte) STURB X1, [X2, #40] (Memory[X2 + 40] = X1, 1-byte) - Hỗ trợ load, store độc quyền trong trường có nhiều luồng, hoặc tiến trình cùng truy cập vùng nhớ: Load exclusive register: LDXR; Store exclusive register : STXR; Cú pháp lênh tương tư

LDUR, STUR LDXR X1, [X2, #40] (Load độc quyền, 8-byte)

STXR X1, X3, [X2] (Store độc quyên, X3 = 0/1)

### 5) Triển khai vòng lặp, if-else, switch-case - Vòng lặp:

Ví dụ do-while (C: do  $\{g = g + A[i]; i = i + j; \}$  while (i != h);):

LSL X9, X3, #3 // X9 = i \* 2^3, dịch bit vi đó là size của doubleword ADD X9, X9, X5 // X9 = addr A[i] LDUR X9, [X9, #0] // X9 = A[i]

ADD X1, X1, X9 // g = g + A[i] ADD X3, X3, X4 // i = i + j B NE Loon // if (i != h) goto Loon

→ Nguyên tắc: Đùng lệnh rẽ nhánh có điều kiên (B.NE, CBZ, CBNZ) để kiểm tra điều kiên

- If-Else: Ví du (C: if (i == j) f = g + h; else f = g - h;):

B.EO TrueCase SUB X0, X1, X2 // f = g - h B Fin

TrueCase ADD X0. X1. X2 // f = g + h

- Switch-Case: Chuyển thành chuỗi if-else hoặc bảng nhảy (jump table); Sử dụng CMP và B.Cond để kiểm tra từng trường hợp, hoặc bảng địa chỉ với BR để nhảy trực tiếp. 6) Thao tác với stack: Được định vị và quản lý bởi stack pointer; Trong LEGv8 dành sẵn 1

thanh ghi X28 (hoặc SP) để lưu trữ stack pointer Push (Liru vào stack): SUB SP. SP. #8 // Giám SP STUR X0, [SP, #0] // Lưu X0 vào stack

LDUR X0, [SP, #0] // Lấy giá tri vào X0 Pop (Lấy từ stack): ADD SP, SP, #8 // Tăng SP

Ứng dụng: Lưu địa chỉ trả về (LR), biến cục bộ, hoặc thanh ghi cần bảo toàn. 7) Thao tác với mảng 1 chiều:

Ví dụ 1 (C: g = h + A[8];, A base address in X1): LDUR X9, [X1, #64] // X9 = A[8] (offset = 8 \* 8) ADD X2, X3, X9 // g = h + A[8]

- Ví du 2 (C: A[12] = h - A[8];): LDUR X9, [X1, #64] // X9 = A[8]

SUB X9, X3, X9 // X9 = h - A[8] STUR X9, [X1, #96] // A[12] = X9 (offset = 12 \* 8) 8) Thủ tục: Thanh ghi liên quan: Tham số đầu vào: X0-X7

Kết quả trả về: X0-X1 Không bảo toàn: X0-X18 Bảo toàn: X19-X28

Địa chi trả về (LR): X30 Lênh gọi: BL Ten Ham (lưu PC+4 vào X30)

Trả về: RET (nhảy đến địa chi trong X30) · Vấn đề lưu trữ: Khi cần lưu nhiều dữ liệu (tham số, biến cục bộ, kết quả) vượt quá số thanh

ghi: Sử dụng ngăn xếp (stack) để lưu tam. - Vấn đề địa chi trà về: Thủ tục sum Square gọi mult; int sum Square (int x int y) {return mult(x, x) + y;}; Vấn đề: Gọi mult sẽ ghi đè X30 (LR) của sumSquare; Giải pháp: Lưu LR

vào stack trước khi gọi mult.

- Cấu trúc thủ tuc: Đầu thủ tục Procedure Label:

SUBI SP, SP, #8 // cất LR (kích thước 8 byte) vào stack (push)

STR LR, [SP] // // Lưu tạm các thanh ghi khác (nếu cần) Thân thủ tục // Xử lý thủ tục

BL other procedure // Gọi thủ tục khác (nếu cần) // khôi phục các thanh ghi khác (nếu cần)

LTR LR, [SP] //khôi phục LR ADDI SP, SP, #8

### a) R-Format (Lênh số học/luân lý): ADD, SUB, AND, ORR, BR, MOV, CMP

| 31-21                                                         | 20-16 | 15-10 | 9-5   | 4-0   |  |
|---------------------------------------------------------------|-------|-------|-------|-------|--|
| op                                                            | Rm    | shamt | Rn    | Rd    |  |
| 12 bit                                                        | 5 bit | 6 bit | 5 bit | 5 bit |  |
| b) D-Format (Lênh truy cân bô nhớ): LDUR (load). STUR (store) |       |       |       |       |  |

2 bit c) CB-Format (Lệnh rẽ nhánh có điều kiện): CBZ (compare and branch if zero) 31-24; op: 8b 23-5; address; 19b

d) B-Format (Lệnh nhảy không điều kiện): B (unconditional branch), BL 31-26: op: 6b e) I-Format: ADDI, ADDIS, ANDI, EORI immediate

10) Sơ đồ thiết kế vi xử lí LegV8: bao gồm Datapath và Control Unit

5 bit

12 bit 5 bit

25-0: address: 26b

Store register: Lưu 1 doubleword dữ liệu, từ thanh ghi trên CPU, ra bộ nhớ

### a) Datapath:

Tín hiệu

- Thành phần: PC: Lưu địa chỉ lệnh, tăng PC + 4; Instruction Memory: Đọc lệnh 32-bit; Register File: 2 đọc (Rn, Rm), 1 ghi (Rd/Rt), tín hiệu RegWrite; ALU: Thực hiện phép toán, tín hiệu điều khiến 4-bit (ADD: 0010, SUB: 0110); Data Memory: Đoc (MemRead) / ghi (MemWrite); Sign-Extend: Mở rộng dấu cho địa chỉ/hằng.
- Công đoạn thực thi (5 giai đoạn): Fetch: Đọc lệnh từ bộ nhớ, tăng PC; Decode: Phân tích opcode, đọc thanh ghi, mở rộng dấu; Execute: Tính toán (ALU) hoặc địa chỉ bộ nhớ/nhảy; Memory: Đoc/ghi dữ liêu (LDUR, STUR); Write Back: Ghi kết quả vào thanh ghi (R-Format LDUR)
- Lệnh CBZ, B tính vị trí cần nhảy tới: PC = PC + (address\*4).

Vai trò chính

- Lênh LDUR và STUR tính địa chi bô nhớ cần truy xuất Rn + address
- b) Control Unit: Phát tín hiệu: RegWrite, MemRead, MemWrite, ALUSrc, RegDst, PCSrc, ALUOp. Ví du: R-Format: RegWrite=1, ALUOp=10; LDUR: MemRead=1, MemtoReg=1, ALUSrc=1; STUR: MemWrite=1, ALUSrc=1; CBZ: Branch=1, ALUOp=01; B: Uncond=1.

Lênh ảnh hưởng

| çu           | · iii ii o ciiiiiii                | Eçini unu nuong |
|--------------|------------------------------------|-----------------|
| Reg2Loc      | Chọn thanh ghi thứ 2               | R-type, D-type  |
| ALUSrc       | Chọn nguồn toán hạng 2 cho ALU     | I-type, D-type  |
| ALUOp        | Quy định chức năng của ALU Control | Tất cả          |
| MemRead      | Cho phép đọc từ bộ nhớ             | LDUR            |
| MemWrite     | Cho phép ghi vào bộ nhớ            | STUR            |
| MemToReg     | Chọn nguồn ghi vào thanh ghi       | LDUR, ADD       |
| RegWrite     | Ghi kết quả vào thanh ghi          | LDUR, ADD       |
| FlagWrite    | Ghi cờ N,Z,C,V từ ALU              | CMP, SUB        |
| UncondBranch | Rẽ nhánh không điều kiện           | В               |
| ZeroBranch   | Rẽ nhánh khi Z=1                   | CBZ             |
| FlagBranch   | Rẽ nhánh theo cờ N/Z/C/V           | B.cond          |
|              |                                    |                 |

c) Thiết kế CPU: Một chu kỳ: Xử lý toàn bộ lệnh trong 1 chu kỳ (1000ps cho LDUR), không hiệu quả; Đa chu kỳ: Mỗi công đoạn 200ps, hiệu năng ~824ps × IC, dùng chung ALU, bộ nhớ; Pipelining: Song song hóa, giảm thời gian (200ps/giai đoạn), xử lý xung đột bằng forwarding, stalling, branch prediction

### SO SÁNH LEGV8 & X86

|             | X86                                                                                                                                                                                                     | LEGv8                                                                                                                                                                                                    |
|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Đặc<br>điểm | -Là một kiến trúc CISC (Complex<br>Instruction Set Computer).<br>- Hỗ trợ một tập lệnh phức tạp và<br>đa dạng.<br>- Cổ nhiều biến thể và chế độ hoạt<br>động khác nhau.                                 | - Là một kiến trúc RISC (Reduced Instruction Set Computer) Thiết kế đơn gián với một số lệnh cơ bản và ít biến thể Hỗ trợ các chế độ xử lý khác nhau như user mode, supervisor mode, và hypervisor mode. |
| Ú́и         | <ul> <li>Hỗ trợ các tính năng phong phú<br/>như SIMD (Single Instruction,<br/>Multiple Data), các lệnh phức tạp.</li> <li>Được sử dụng rộng rãi trong nhiều<br/>ứng dụng máy tính và server.</li> </ul> | <ul> <li>Hiệu suất cao với các lệnh đơn<br/>giản, dễ dàng thực hiện trên phần<br/>cứng.</li> <li>Tiết kiệm năng lượng và không<br/>gian bô nhớ.</li> </ul>                                               |
| Nhược       | Phức tạp trong việc thiết kể và triển<br>khai trên phần cứng. Tốn nhiều<br>nguồn tải nguyên hơn so với các<br>kiến trúc RISC.                                                                           | Yêu cầu nhiều lệnh hơn để thực<br>hiện các tác vụ phức tạp so với<br>CISC.Cần phải có sự hỗ trợ phần<br>cứng tốt để tối ưu hiệu suất.                                                                    |

### CHUONG 6: BO LÊNH X86-32BIT

### 1) Tập thanh ghi a) Thanh ghi đa năng (General Purpose Registers):

|   | Thanh ghi<br>32-bit | 16-bit | 8-bit<br>cao | 8-bit<br>thấp | Vai trò chính                                        |
|---|---------------------|--------|--------------|---------------|------------------------------------------------------|
|   | EAX                 | AX     | AH           | AL            | Accumulator: Tích lũy kết<br>quả toán học, nhân/chia |
| Ī | EBX                 | BX     | ВН           | BL            | Base: Địa chỉ cơ sở trong<br>truy cập bộ nhớ         |
|   | ECX                 | CX     | CH           | CL            | Counter: Đếm số vòng lặp,<br>CL dùng cho dịch bit    |
|   | EDX                 | DX     | DH           | DL            | Data: Dùng trong toán tử<br>mở rộng, chia, I/O       |

## h) Thanh ahi doon (Seamont Registers) (16 hit)

| b) Thann gir doạn (Segment Registers) (To bit).                                         |                                                          |  |  |
|-----------------------------------------------------------------------------------------|----------------------------------------------------------|--|--|
| Thanh ghi                                                                               | Chức năng chính                                          |  |  |
| CS (Code Segment)                                                                       | Chứa địa chỉ cơ sở của đoạn mã – nơi lưu trữ lệnh chương |  |  |
| es (code segment)                                                                       | trình. CPU luôn thực thi lệnh tại địa chi CS:IP.         |  |  |
| DS (Data Segment)                                                                       | Chứa địa chỉ cơ sở của đoạn dữ liệu – nơi lưu các biến,  |  |  |
| DS (Data Segment)                                                                       | mảng, cấu trúc,                                          |  |  |
| SS (Stack Segment)                                                                      | Chứa địa chỉ cơ sở của ngăn xếp – dùng cho các lệnh      |  |  |
| 55 (Stack Segment)                                                                      | PUSH, POP, CALL, RET,                                    |  |  |
| ES (E-t-St)                                                                             | Đoạn dữ liệu bổ sung, thường dùng trong các thao tác với |  |  |
| ES (Extra Segment)                                                                      | lệnh MOVS, STOS,                                         |  |  |
| c) Thanh ghi con trở & chỉ số: IP, SP, BP, SI, DI (16-bit, mở rộng thành EIP, ESP, EBP, |                                                          |  |  |

ESI, EDI từ 80386) IP: Instruction Pointer - Tro đến lệnh tiếp theo trong CS (CS:IP).

SP: Stack Pointer - Trò đến định ngăn xếp (SS:SP).

BP: Base Pointer - Tró đến dữ liệu trong stack (SS:BP)

SI: Source Index - Tró đến dữ liệu nguồn (DS:SI)

DI: Destination Index - Tro đến dữ liêu đích (FS:DI)

→ SI và DI có thể được sử dụng như thanh ghi đa năng.

| Tên cờ                          | Bit # | Loại cờ | Khi = 1 thì                                  | Giải thích                                   |
|---------------------------------|-------|---------|----------------------------------------------|----------------------------------------------|
| CF (Carry<br>Flag)              | 0     | State   | Có nhớ hoặc mượn<br>xảy ra (không dấu)       | Tràn trong phép<br>cộng/trừ không dấu        |
| PF (Parity<br>Flag)             | 2     | State   | Số lượng bit 1<br>trong byte thấp là<br>chẵn | Kiểm tra lỗi truyền<br>đơn giản              |
| AF<br>(Auxiliary<br>Carry Flag) | 4     | State   | Có nhớ giữa bit 3<br>và 4 (BCD)              | Dùng trong số thập<br>phân nhị phân<br>(BCD) |
| ZF (Zero<br>Flag)               | 6     | State   | Kết quả phép toán<br>bằng 0                  | Dùng để kiểm tra so<br>sánh, nhảy            |

| 7  | State   | Kết quả là số âm<br>(bit dấu = 1)                      | Phản ánh dấu của kết<br>quả có dấu                                                                                                         |
|----|---------|--------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|
| 11 | State   | Tràn số có dấu xảy<br>ra                               | Kết quả vượt quá<br>phạm vi biểu diễn<br>với số có dấu                                                                                     |
| 8  | Control | CPU chạy từng<br>lệnh một (single-<br>step mode)       | Dùng cho debug                                                                                                                             |
| 9  | Control | Cho phép CPU<br>nhận ngắt (<br>maskable interrupt<br>) | Điều khiển ngắt<br>ngoài; dùng STI,<br>CLI                                                                                                 |
| 10 | Control | Xử lý chuỗi từ<br>phải sang trái                       | Dùng với lệnh chuỗi<br>(MOVS, LODS,<br>STOS,)                                                                                              |
|    | 8       | 8 Control 9 Control                                    | 11 State Trần số có đầu xây ra  8 Control lệnh một (single-step mode)  9 Control mật mgắt (maskable interrupt )  10 Control Xử lý chuỗi từ |

I ânh

Chức nặng

| Lệnh        | Chức năng         | Thực hiện                                                     | Cờ ảnh hưởng              | Ví dụ          |
|-------------|-------------------|---------------------------------------------------------------|---------------------------|----------------|
| ADD Ð,<br>N | Cộng              | $\mathbf{p} = \mathbf{p} + \mathbf{N}$                        | CF, OF, ZF, SF, PF,<br>AF | ADD AL,<br>10H |
| ADC Ð, N    | Cộng có nhớ       | $\mathbf{D} = \mathbf{D} + \mathbf{N} + \mathbf{C}\mathbf{F}$ | Như ADD                   | ADC AL, 10F    |
| SUB Ð, N    | Trừ               | $\mathbf{D} = \mathbf{D} - \mathbf{N}$                        | Như ADD                   | SUB AL, 30H    |
| SBB Ð, N    | Trừ có nhớ        | $\mathbf{D} = \mathbf{D} - \mathbf{N} - \mathbf{CF}$          | Như ADD                   | SBB AL, 10H    |
| INC Đ       | Cộng l            | $\mathbf{D} = \mathbf{D} + 1$                                 | Không CF                  | INC AX         |
| DEC Đ       | Trừ 1             | Đ = Đ - 1                                                     | Không CF                  | DEC BX         |
| NEG Đ       | Đổi đấu (bù 2)    | Ð = -Ð                                                        | Có CF                     | NEG AL         |
| MUL N       | Nhân không<br>dấu | $AL*N \to AX$                                                 | CF, OF                    | MUL BL         |
| IMUL N      | Nhân có dấu       | Có dấu như MUL                                                | CF, OF                    | IMUL BL        |
| DIV N       | Chia không dấu    | AL=AX/N,<br>AH=dur                                            | Không thay đổi            | DIV BL         |
| IDIV N      | Chia có dấu       | Turong tur DIV                                                | _                         | IDIV BL        |

|           | chuc hung    | rect quii                                   | co unn nuong           | u u          |
|-----------|--------------|---------------------------------------------|------------------------|--------------|
| AND Ð, N  | AND bit      | Đ = Đ & N                                   | PF, SF, ZF; Xoá CF, OF | AND AL, 0Fh  |
| OR Ð, N   | OR bit       | $\mathbf{D} = \mathbf{D} \mid \mathbf{N}$   | PF, SF, ZF             | OR AL, 0Fh   |
| XOR Ð, N  | XOR bit      | $\mathbf{D} = \mathbf{D} \wedge \mathbf{N}$ | PF, SF, ZF             | XOR AL, 0Fh  |
| NOT Đ     | Đảo bit      | Ð = ~Ð                                      | Không đổi cờ           | NOT AL       |
| TEST Ð, N | AND kiểm tra | Không lưu kết quả                           | PF, SF, ZF             | TEST AL, 01H |
|           |              |                                             |                        |              |

Cờ ảnh hưởng

Ví do

| Lệnh     | Chức năng        | Thực hiện    | Cờ     | Ví dụ     |
|----------|------------------|--------------|--------|-----------|
| RCL Ð, N | Quay trái qua CF | Dịch qua CF  | CF, OF | RCL AL, 1 |
| RCR Ð, N | Quay phải qua CF | -            | CF, OF | RCR AL, 1 |
| ROL Ð, N | Quay trái        | Không qua CF | CF, OF | ROL AL, 1 |
| ROR Ð, N | Quay phải        | _            | CF, OF | ROR AL, 1 |

Kất quả

| Lệnh           | Chức năng        | Thực hiện                       | Cờ                   | Ví dụ     |
|----------------|------------------|---------------------------------|----------------------|-----------|
| SAL Ð, N / SHL | Dịch trái số học | $\mathbf{D} = \mathbf{D} * 2^n$ | ZF, SF, PF, CF       | SAL AL, 1 |
| SAR Ð, N       | Dịch phải số học | Giữ bit dấu                     | SF, ZF, PF, CF (MSB) | SAR AL, 1 |
| SHR Ð N        | Dich phải logic  | Chèn () bên trái                | SE ZE PE CE (LSB)    | SHR AT 1  |

### b) Lênh rẽ nhánh:

c) If-Then-Else

### Không điều kiên: JMP: Nhày đến địa chỉ xác định; Short: ±128 byte; Near: ±32 KB; Far: Nhày sang đoạn khác (CS:IP).

- Có điều kiên: JE/JZ: Nhảy nếu bằng (ZF=1); JNE/JNZ: Nhảy nếu không bằng (ZF=0); JG/JGE: Nhảy nếu lớn/lớn hơn hoặc bằng (dùng cho số có dấu); JL/JLE: Nhảy nếu nhỏ/nhỏ hơn hoặc bằng (dùng cho số có dấu); JA/JAE, JB/JBE: Tương tự cho số không dấu. c) Lênh di chuyển dữ liệu (Load/Store):

• MOV: Chuyển dữ liệu (Đích = Nguồn): Nguồn: Thanh ghi, ô nhớ, hằng số; Đích: Thanh ghi, ô nhớ (không cho phép cả hai là ô nhớ).

XCHG: Hoán đổi nội dung (Đích ↔ Nguồn).

MOVS/MOVSB/MOVSW: Chuyên chuỗi (byte/từ từ DS:SI sang ES:DI).

IN: Đoc từ cổng (AL/AX = Port).

OUT: Ghi ra cổng (Port = AL/AX).

LEA: Lấy địa chi hiệu quả (Đích = địa chi Nguồn)

NEG AX ; Công việc End if: MOV BX, AX

CMP AX, BX ; Điều kiện JL Then ; Nếu đúng

### 3) Triển khai vòng lặp, if-else, switch-case:

| <ul> <li>a) Vòng lặp:</li> </ul> | FOR-DO:          | MOV CX, 80 ; Sô lân lặp           |
|----------------------------------|------------------|-----------------------------------|
|                                  |                  | HEN: INT 21H ; Công việc          |
|                                  |                  | LOOP HEN ; Giảm CX, nhây nếu CX # |
|                                  | WHILE-DO:        | TIEP: CMP AL, 13 ; Điều kiện      |
|                                  |                  | JE End ; Thoát nếu đúng           |
|                                  |                  | INT 21H ; Công việc               |
|                                  |                  | JMP TIEP                          |
|                                  |                  | End:                              |
|                                  | REPEAT-UNTIL:    | TIEP: INT 21H ; Công việc         |
|                                  |                  | CMP AL, 13 ; Điều kiện            |
|                                  |                  | JNE TIEP ; Lặp nếu sai            |
|                                  |                  | End:                              |
| b) IF-THEN:                      | CMP AX, 0 ; Đi   | ều kiện                           |
|                                  | JNL End if : The | oát nếu sai                       |

MOV CX, 1 ; Else JMP End\_if Then: MOV CX, 0 End if: d) Switch-Case CMP AX. 0 : Kiểm tra điều kiên  $JL\ AM \qquad ;\ AX \leq 0$ JE Khong : AX = 0 JG DUONG ; AX > 0 AM: MOV CX. -1 JMP End cas Khong: MOV CX, 0 JMP End\_case DUONG: MOV CX, 1

### 4) Thao tác với stack:

- PUSH: Đẩy từ (16-bit) vào ngăn xếp (SP = SP 2, Nguồn → [SS:SP]). Ví dụ: PUSH BX, PUSH [BX].
- PUSHA: Đẩy tất cả thanh ghi đa năng vào ngăn xếp.
- PUSHF: Đẩy thanh ghi cờ vào ngăn xếp.

End case

- POP: Lấy từ từ ngăn xếp (Đích ← [SS:SP], SP = SP + 2), Ví du; POP BX, POP [BX].
- POPA: Lấy tất cả thanh ghi đa năng từ ngăn xếp.

### POPF: Lấy thanh ghi cờ từ ngăn xếp. 5) Thao tác với mảng 1 chiều:

M1 DB 4, 5, 6, 7, 8, 9; Mång byte - Khai báo: M2 DW 100 DUP(0) ; Máng từ, khởi tạo 0

MOV AL, M1 ; Lấy phần tử đầu MOV AL, M1[2] ; Lấy phần tử thứ 3 MOV BX 1

MOV AL, M1[BX] ; Truy cập qua chi số BX MOVS byte1, byte2 ; Chuyển byte từ DS:SI sang ES:DI

### 6) Thủ tục/Hàm: Tong PROC NEAR ; Thủ tục gần

ADD AX, BX Tong ENDP

- Thanh ghi liên quan: Tham số: Thường qua thanh ghi (AX, BX, CX, DX) hoặc ngăn xếp (SS:BP); Kết quả trả về: Thường trong AX hoặc DX:AX (cho kết quả lớn). + Goi hàm: CALL: Đầy IP (gần) hoặc CS:IP (xa) vào ngặn xếp, nhảy đến thủ tục.

CALL Tong ; Gọi thủ tục gần CALL FAR PTR Tong : Goi thủ tục xa

+ Return: RET: Lấy IP (gần) hoặc CS:IP (xa) từ ngăn xếp, quay về chương trình gọi.

Ngắt: INT: Gọi chương trình con phục vụ ngắt (đầy cờ, CS, IP vào ngăn xếp); IRET: Quay về từ ngắt (lấy cờ, CS, IP từ ngăn xếp).

### CHUONG 7: MACH LOGIC

1) Mạch tổ hợp (Combinational Circuit): Mạch tổ hợp là mạch logic có n ngõ vào, m ngõ ra mà đầu ra chỉ phụ thuộc vào giá trị hiện tại của đầu vào, không phụ thuộc vào trạng thái quá khứ. Đặc điểm: Không có khả năng lưu trữ (không có thành phần nhớ); Cấu tạo từ các công logic cơ bản (AND, OR, NOT, NAND, NOR, XOR); Ví dụ: Mạch cộng, mạch giải mã,

2) Các bước thiết kế mạch tổ hợp: B1: Lập bảng chân trị: Xác định giá trị ngõ ra (F) cho cá tổ hợp ngõ vào (A, B, C...) → B2: Viết hàm luận lý: Dựa trên bảng chân trị, biểu diễn hàm dưới dạng SOP hoặc POS → B3: Vẽ sơ đồ mạch và thử nghiệm: Sử dụng cổng luận lý (AND OR, NOT...) để xây dựng mạch và kiểm tra

# 3) Đơn giản hóa hàm logic bằng bản đồ Karnaugh:

Mục đích: Giảm số lượng cổng logic, tối ưu mạch.

Cách thực hiện: B1: Biểu diễn hàm logic lên bản đồ Karnaugh (dựa trên bảng chân trị) → B2: Gom các ô chứa giá trị 1 (với SOP) hoặc 0 (với POS) thành nhóm lớn nhất có thể (2, 4, ô) → B3: Mỗi nhóm tương ứng với một số hạng đơn giản → B4: Viết lại hàm logic từ các nhóm đã gom

Lưu ý: Các ô liên kề chỉ khác nhau 1 biến. Nhóm 2/4/8 ô loại bỏ 1/2/3 biến

Các biểu đồ Karnaugh cơ bản:



Ví du: Hàm F(A, B, C) = ∑(1,4,5,6,7) → Gom nhóm trên biểu đồ Karnaugh → F = A+ BC

| ı | 4) SOP & POS                           |                                         |
|---|----------------------------------------|-----------------------------------------|
| ı | SOP (Sum of Products)                  | POS (Product of Sums)                   |
| ı | Biểu diễn hàm logic dưới dạng tổng các | Biểu diễn hàm logic đưới đạng tích các  |
| ı | tích.                                  | tổng.                                   |
| ı | Ưu tiên dùng khi: Số lượng ô 1 trong   | Uu tiên dùng khi: Số lượng ô 0 ít hơn ô |
| ı | bảng chân trị ít hơn ô 0.              | 1.                                      |
| ı | Ví dụ: $F = AB + A'C$                  | Ví dụ: $F = (A + B)(A' + C)$            |
|   |                                        |                                         |

Kết hợp với Karnaugh

SOP: Gom nhóm các ô 1 POS: Gom nhóm các ô 0 sau đó lấy bù của kết quả

5) Điều kiện không cần/tùy chọn: Một số tổ hợp đầu vào không bao giờ xảy ra hoặc đầu ra không quan trọng (kí hiệu X trong bảng chân trị). Cách tối giản: Coi X là 1 hoặc 0 để tạo nhóm lớn nhất trên bản đồ Karnaugh; Không được gom nhóm chi toàn X.

Ví dụ:  $F(A,B,C) = \sum (0,2,6) + \sum (1,3,5) \rightarrow Dùng X để gom nhóm A' + BC'$ 

6) Một số mạch tổ hợp cơ bản:

a) Mạch toàn cộng (Full Adder - FA): Thực hiện phép cộng 3 bit (A, B, Cin) → 2 đầu ra (Sum, Cout). Ứng dụng: Mạch cộng nhị phân nhiều bit.

 $Sum = A \bigoplus B \bigoplus Cin; Cout = (A \land B) \lor (B \land Cin) \lor (A \land Cin)$ 

b) Mạch mã hóa (Encoder): Chuyển đổi 1 trong 2<sup>n</sup> đầu vào thành mã nhị phân n bit. Ví dụ: Mã hóa 4-2 (4 đầu vào  $\rightarrow$  2 bit đầu ra).

c) Mạch giải mã (Decoder): Giải mã n bit đầu vào thành 1 trong 2<sup>n</sup> đầu ra. Ví dụ: Giải mã 2-4 (2 bit đầu vào → 4 đầu ra).

d) Mạch đồn (Multiplexer - MUX): Mạch chọn dữ liệu, Chọn n ngõ trong 2^n ngõ vào để quyết định giá trị của duy nhất 1 ngõ ra. Ví dụ: MUX 4-1 (4 đầu vào, 2 bit chọn, 1 đầu ra). e) Mạch tách (Demultiplexer - DEMUX): Phân phối 1 đầu vào đến 1 trong nhiều đầu ra. 7) Mạch tuần tự (Sequential Circuit): Mạch có đầu ra phụ thuộc vào đầu vào hiện tại và

trạng thái quá khứ (có khả năng lưu trữ). Mạch lật: lưu trữ 1 bit, nhiều loại khác ở số ngõ vào + cách thức tác động.

Latch: Luu trữ 1 bit, ngỗ ra thay đổi khi ngỗ vào thay đổi. Ví du: RS Latch: S=1 (set O=1). R=1 (reset Q=0), S=R=0 (giữ), S=R=1 (không xác định). Ứng dụng: Bộ nhớ trong mạch bất

đồng bộ. - Flip-Flop: Lưu trữ 1 bit, chỉ thay đổi trạng thái tại cạnh xung đồng hồ (clock edge). RS Flip-Flog: Thêm clock, chi hoạt động khi clock = 1. <u>D Flip-Flog</u>: 1 ngô vào D, tránh trạng thái không xác định, Q(t+1) = D. <u>JK Flip-Flog</u>: Cải tiến RS, J=K=1 chuyển Q sang trạng thái bù.

T Flip-Flop: T=1 (Q bù), T=0 (Q giữ). Ứng dụng: Bộ nhớ trong mạch đồng bộ. - Thanh ghi dịch (Shift Register): Dịch chuyển dữ liệu qua các Flip-Flop theo xung đồng hồ.

Ví dụ: Thanh ghi dịch 4 bit, dịch 0100 → 0010. Ứng dụng: Lưu trữ và truyền dữ liệu nối tiếp. CHƯƠNG 8: BỘ NHỚ

# 1) Các dạng bộ nhớ bên trong máy tính:

| Bo nno trong (Primary Memory)                            | Bo nno ngoai (Secondary Memory)                               |
|----------------------------------------------------------|---------------------------------------------------------------|
| -Thanh ghi (Registers): Nhanh nhất, nằm                  | <ul> <li>Đĩa từ (HDD): Tốc độ chậm, dung lượng lớn</li> </ul> |
| trong CPU, dung lượng nhỏ (KB).                          | (TB), giá rẻ.                                                 |
| <ul><li>Bộ nhớ Cache (L1, L2, L3): Tốc độ cao,</li></ul> | -Flash (SSD, USB, thẻ nhớ): Tốc độ cao hơn                    |
| dùng SRAM, dung lượng từ KB đến MB.                      | HDD, dung lượng từ GB đến TB.                                 |
| -Bộ nhớ chính (RAM - DRAM): Tốc độ                       | -Đĩa quang (CD/DVD/Blu-ray): Dung lượng                       |
| trung bình, dung lượng lớn (GB), dùng cho                | trung bình (GB), dùng lưu trữ dài hạn.                        |
| chương trình đang chạy.                                  |                                                               |

### 2) Một số thiết bị bộ nhớ hiện nay:

Sắp xếp (Dung lượng tăng dần, tốc độ giảm dần, giá thành trên 1 bit giảm dần): Thanh ghi – L1 – L2 – L3 – Bộ nhớ chính – Bộ nhớ ngoài – Bộ nhớ mạng

| ı | 3) Filali loģi SKANI + DKANI            |                                        |
|---|-----------------------------------------|----------------------------------------|
| ı | SRAM (Static RAM)                       | DRAM (Dynamic RAM)                     |
| ı | Các bit được lưu trữ bằng các Flip-Flop | Các bit được lưu trữ trên tụ điện →    |
| ı | → Thông tin ổn định; Cấu trúc phức tạp; | Cần phải có mạch refresh; Cấu trúc đơn |
| ı | Dung lượng chip nhỏ; Tốc độ nhanh; Đắt  | giản; Dung lượng lớn; Tốc độ chậm hơn; |
| ı | tiền; Dùng làm bộ nhớ Cache             | Rẻ tiền hơn; Dùng làm bộ nhớ chính     |

# 4) Hai nguyên lý làm cơ sở truy xuất:

- Cuc bô thời gian (Temporal Locality): Nếu một ô nhớ được truy xuất hiện tại, nó có khả năng được truy xuất lại trong tương lai gần. Ví dụ: Vòng lặp, biến đếm.

Mapping

Set-Associative Manning

Cache chia thành các set,

- Cục bộ không gian (Spatial Locality): Nếu một ô nhớ được truy xuất, các ô nhớ lân cận có khả năng được truy xuất tiếp theo. Ví dụ: Truy cập mảng tuần tự.

### 5) Các phương pháp ánh xạ dữ liệu vào cache: Associative Direct Mapping

| y         | Cách<br>hoạt<br>động                                 | Mỗi block bộ nhớ chính<br>được ánh xạ cổ định vào<br>1 line cache.                                                                                                                       | Block có thể lưu ở<br>bất kỳ line nào trong<br>cache.                                                                                               | môi set chứa nhiều line. Block được ánh xạ vào l set cụ thể nhưng có thể lưu ở bất kỳ line nào trong set đó.                                               |
|-----------|------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ;<br>i, _ | Các<br>trường                                        | Tag: Xác định block<br>nào đang lưu trong line.<br>Line: Chi số line trong<br>cache. Word: Vị trí từ<br>trong block.                                                                     | Tag: Xác định<br>block. Word: Vị trí<br>từ trong block.                                                                                             | Tag: Xác định block<br>trong set. Set: Chi số set<br>trong cache. Word: Vị trí<br>từ trong block.                                                          |
| ác        | Ưu                                                   | Đơn giản, tốc độ tra cứu<br>nhanh.                                                                                                                                                       | Giảm xung đột, tăng<br>cache hit rate.                                                                                                              | Cân bằng giữa tốc độ<br>và xung đột.                                                                                                                       |
| D,        | Nhược                                                | Xung đột cao nếu nhiều<br>block cùng ánh xạ vào 1<br>line, cache hit thấp                                                                                                                | Phức tạp, tốn tài<br>nguyên, time so<br>sánh tag.                                                                                                   | Phức tạp hơn Direct<br>Mapping.                                                                                                                            |
| 8         | Tính                                                 | Bộ nhớ chính: 2^N<br>Kích thước của Block<br>hay Line = 2^W<br>Số Line trong cache =<br>2^L = Cache / Line<br>T = N - (W + L)<br>Tổng số Block: M =<br>main size / block size            | Bộ nhớ chính: 2^N<br>Line: 2^W<br>Tag: T = N - W                                                                                                    | Bộ nhớ chính: 2^N<br>Line: 2^W<br>Số cache line: cache / line<br>= 2^L<br>Số cache set = Số cache<br>line / số set line (số way)<br>= 2^S<br>T = N - (S+W) |
| _         | Nhận<br>xét                                          | Block thứ M (M bit, giá<br>trị từ 0 – 2^M – 1) muốn<br>lưu vào cache thì sẽ lưu<br>ở:<br>- Line thứ: L = M % Số<br>Line trong cache<br>- Tag tại Line đó: T = M<br>/ Số Line trong cache | Block thứ M (M bit,<br>giá trị từ 0 – 2^M –<br>1) muốn lưu vào<br>cache thì sẽ lưu ở<br>bất kỳ Line nào<br>miễn sao có Tag tại<br>Line đó là: T = M |                                                                                                                                                            |
|           | 6) Các phương pháp thay thể cache: Phương pháp Mô tả |                                                                                                                                                                                          | e e                                                                                                                                                 | 17.01                                                                                                                                                      |
|           | rnuong                                               | pnap   N                                                                                                                                                                                 | ло та                                                                                                                                               | Uu/Nhược                                                                                                                                                   |

| Phương pháp | Mô tả                                   | U'u/Nhược                                   |
|-------------|-----------------------------------------|---------------------------------------------|
| Random      | Chọn ngẫu nhiên 1 line để thay thế.     | Đơn giản, nhưng hiệu suất<br>không ổn định. |
| FIFO        | Thay thế line được nạp vào sớm nhất.    | Dễ triển khai, nhưng không<br>tối ưu.       |
| LFU         | Thay thế line ít được truy cập nhất.    | Tốn chi phí theo dõi tần suất.              |
| LRU         | Thay thế line lâu nhất không được dùng. | Tối ưu nhất, phổ biến<br>trong thực tế.     |

# 7) Các vếu tố ảnh hưởng hiệu suất cache:

- Block Size: Nhỏ: Giảm spatial locality, tăng số lần truy cập RAM. Lớn: Tăng thời gian truyền dữ liệu (miss penalty); thường từ 8 tới 64 bytes
  - Cache Size: Nhỏ: Tăng tỷ lệ miss. Lớn: Tăng độ trễ truy cập và chi phí; tỉ lệ thuận với giá

# 8) Các phương pháp đồng bộ dữ liệu cache và RAM:

Write Through: Ghi ngay dữ liệu thay đổi từ cache lên RAM; Write Back: Chi ghi lên RAM khi line trong cache bi thay thế; Bus Watching with Write Through: Loại bo line trong cache khác khi 1 cache thay đổi dữ liệu; Hardware Transparency: Tự động cập nhật các cache khác khi một cache thay đổi; Noncacheable Shared Memory: Phần bộ nhớ chung không được đưa vào cache.

# 9) Cấu tao đĩa từ và cách tính dung lượng:

Cấu tạo đĩa cứng (HDD): Platter (Đĩa từ): Gồm nhiều lớp đĩa phủ vật liêu từ tính; Track: Vòng tròn đồng tâm trên platter: Sector: Phần nhỏ trên track (thường 512 byte hoặc 4KB): Cylinder: Tập các track cùng bán kính trên nhiều platter.

Công thức tính dung lượng: Dung lượng = Số platter × Số mặt sử dụng mỗi platter × Số track mỗi mặt × Số sector mỗi track × Kích thước sector (thường 512 byte)

Ví dụ (HDD): Một ổ cứng có: 2 platter, 2 mặt sử dụng trên mỗi platter, 10,000 track/mặt, 500 sector/track, 512 byte/sector → Dung lurong = 2×2×10000×500×512=...(byte)

- Disk Latency = Seek Time + Rotation Time + Transfer Time